期刊文献+
共找到76篇文章
< 1 2 4 >
每页显示 20 50 100
一种12位500 MS/s电流舵DAC的设计 认领
1
作者 闫强强 《机电信息》 2020年第15期142-144,共3页
基于中芯国际SMIC0.18μm标准CMOS 1P6M工艺,在Cadence EDA平台下设计完成了一款12位、采样率500 MHz的电流舵DAC。电路主体结构采用5+3+4的分段方式,其中模拟部分采用3.3 V电源供电,数字部分采用1.8 V供电,满量程电流20 mA,单端负载为2... 基于中芯国际SMIC0.18μm标准CMOS 1P6M工艺,在Cadence EDA平台下设计完成了一款12位、采样率500 MHz的电流舵DAC。电路主体结构采用5+3+4的分段方式,其中模拟部分采用3.3 V电源供电,数字部分采用1.8 V供电,满量程电流20 mA,单端负载为25Ω,在时钟信号500 MHz、输入信号1.586914 MHz的条件下,测得SFDR为91 dB,电路的INL为±0.25 LSB、DNL为±0.15 LSB,整体功耗为75.6 mW。 展开更多
关键词 电流舵DAC 带隙基准 电流源 SFDR
在线阅读 下载PDF
一种基于忆阻器的用于识别手写数字图像神经网络研究 认领
2
作者 王建勋 《电子世界》 2020年第11期36-38,共3页
忆阻器在神经网络方面有巨大的潜力优势。利用忆阻器的模拟特性可以很好的存储神经网络的权重。本文通过MATLAB的simulink工具箱搭建一种带阈值的线性忆阻器模型,并利用此忆阻器模型设计用于点积计算的忆阻器阵列,接着提出一个基于忆阻... 忆阻器在神经网络方面有巨大的潜力优势。利用忆阻器的模拟特性可以很好的存储神经网络的权重。本文通过MATLAB的simulink工具箱搭建一种带阈值的线性忆阻器模型,并利用此忆阻器模型设计用于点积计算的忆阻器阵列,接着提出一个基于忆阻器的CNN硬件结构。忆阻器阵列应用于卷积神经网络模型中的卷积层、池化层和全连接层,并采用ReLU激活函数处理卷积层输出。 展开更多
关键词 神经网络 激活函数 手写数字 连接层 忆阻器 卷积层 卷积神经网络模型 点积
在线阅读 下载PDF
一种用于超低功耗SAR ADC的采样电路实现 认领
3
作者 成凯 《电子世界》 2020年第11期110-112,共3页
本文基于所设计的10Bit低功耗SAR ADC,提出了一种相较于传统结构更为简单的栅压自举采样开关,实现了较小的面积和功耗以及更为良好的线性度,并基于SMIC 55nm工艺在Cadence的spectre中进行了仿真验证,仿真结果显示,1.2V的电源电压下,采... 本文基于所设计的10Bit低功耗SAR ADC,提出了一种相较于传统结构更为简单的栅压自举采样开关,实现了较小的面积和功耗以及更为良好的线性度,并基于SMIC 55nm工艺在Cadence的spectre中进行了仿真验证,仿真结果显示,1.2V的电源电压下,采样阶段采样开关的栅源电压维持在1.19V,表明采样开关线性度良好,同时,在输入信号为16.6KHz时,采样开关的FFT结果显示其有效位数(ENOB)达到16.9Bit,SFDR为105dB,显示了较好的精度和动态范围,满足10Bit SAR ADC对采样开关的设计要求。 展开更多
关键词 采样开关 电源电压 动态范围 超低功耗 有效位数 ADC 采样电路 线性度
在线阅读 下载PDF
三阶Sigma-delta调制器的设计 认领
4
作者 孙海燕 王彤彤 《电子世界》 2020年第11期141-142,共2页
本文基于PZT传感器读出电路设计,先介绍Sigma-delta调制器的工作原理,其中选用单环三阶单比特调制器,再对调制器模块进行Matlab建模仿真,仿真结果显示能够达到16.40位的信噪比。最后在smic0.18um的工艺下,对调制器模块进行实际电路设计... 本文基于PZT传感器读出电路设计,先介绍Sigma-delta调制器的工作原理,其中选用单环三阶单比特调制器,再对调制器模块进行Matlab建模仿真,仿真结果显示能够达到16.40位的信噪比。最后在smic0.18um的工艺下,对调制器模块进行实际电路设计,信号带宽为1Khz,过采样率为128,时钟频率为256K下,仿真结果为16.38位的精度,证明了能够满足设计要求。 展开更多
关键词 读出电路 信号带宽 过采样率 单比特 SIGMA 时钟频率 电路设计 PZT传感器
在线阅读 下载PDF
基于高频调制的霍尔传感器读出电路设计 认领
5
作者 孙海燕 赵雅静 +1 位作者 张晓波 《北方工业大学学报》 2019年第2期43-48,共6页
本文基于霍尔传感器输出信号幅度小、频率低、易受噪声干扰的特点,有针对性地提出一种基于高频调制方式实现的霍尔传感器读出电路.该读出电路主要包括可变增益运算放大器,高频调制电路以及1 bit量化的二阶sigma-delta模数转换器.通过采... 本文基于霍尔传感器输出信号幅度小、频率低、易受噪声干扰的特点,有针对性地提出一种基于高频调制方式实现的霍尔传感器读出电路.该读出电路主要包括可变增益运算放大器,高频调制电路以及1 bit量化的二阶sigma-delta模数转换器.通过采用高频调制,减少电路中低频噪声以及失调的影响,同时经过放大器进行幅值放大,避免噪声混入.首先通过MATLAB建模仿真确定设计所需参数,然后基于SMIC 0.18 μm混合信号CMOS工艺完成整体电路设计.经测试,电路在3.3V电源电压,1 kHz信号带宽以及256 kHz时钟频率下,经过后仿真得到信噪比(SNR)为83.12 dB,可满足设计的要求. 展开更多
关键词 霍尔传感器读出电路 高频调制电路 可变增益放大器 调制器
在线阅读 下载PDF
大动态范围的神经信号采集系统建模 认领
6
作者 孙海燕 郭红 +1 位作者 张晓波 《电子世界》 2019年第6期10-12,共3页
为了研究自适应电路对神经信号采集系统的影响,采用simulink工具箱对含有自适应电路的系统建立模型。仿真结果表明,电路对于大幅值瞬态的恢复有着独特的优势,更加适用于神经信号记录。同时自适应调节电路进一步拓宽了系统的输入范围,比... 为了研究自适应电路对神经信号采集系统的影响,采用simulink工具箱对含有自适应电路的系统建立模型。仿真结果表明,电路对于大幅值瞬态的恢复有着独特的优势,更加适用于神经信号记录。同时自适应调节电路进一步拓宽了系统的输入范围,比传统的电路增加了26dB,实现了104dB的动态范围。电路仿真结果也达到了82.4dB的信噪比,信号传输质量良好。 展开更多
关键词 信号采集系统 大动态范围 神经 SIMULINK工具箱 自适应电路 建模 信号传输质量 仿真结果
在线阅读 下载PDF
一种基于IoT SoC低功耗AirPlay Wi-Fi音箱 认领
7
作者 邓星赤 《电子世界》 2019年第6期13-15,共3页
本文从音箱的总体架构出发,分析了AirPlay协议在FreeRTOS轻量级操作系统上的实现过程,并为解决Wi-Fi音箱普遍高功耗的问题,提出一种可行的解决方案;选取Wi-Fi与MCU高度融合的SoCRTL8195作为硬件系统的主芯片,最后测试得到系统正常工作... 本文从音箱的总体架构出发,分析了AirPlay协议在FreeRTOS轻量级操作系统上的实现过程,并为解决Wi-Fi音箱普遍高功耗的问题,提出一种可行的解决方案;选取Wi-Fi与MCU高度融合的SoCRTL8195作为硬件系统的主芯片,最后测试得到系统正常工作的功耗为600mW,明显低于其他的Wi-Fi音箱系统。 展开更多
关键词 WI-FI 音箱系统 低功耗 IOT SOC FREERTOS 操作系统 硬件系统
在线阅读 下载PDF
阻变存储器擦写PUF的实现方案 认领
8
作者 张晓波 易盛禹 《电子世界》 2019年第9期36-38,共3页
由于阻变存储器(resistive random access memories,RRAM)独特的导电细丝形成原理,基于其的物理不可克隆函数(Physical Unclonable Functions,PUF)在硬件安全方面已受到了广泛的研究。这项工作提出了在RRAM擦写时实现PUF的方案。与传统... 由于阻变存储器(resistive random access memories,RRAM)独特的导电细丝形成原理,基于其的物理不可克隆函数(Physical Unclonable Functions,PUF)在硬件安全方面已受到了广泛的研究。这项工作提出了在RRAM擦写时实现PUF的方案。与传统的RRAM PUF不同,这种PUF利用了RRAM在擦写时导电细丝的随机性而得到随机的密钥,并且不需要特定的阻值分布和额外的硬件电路。本文通过1kb的RRAM阵列对其进行了评估,并利RRAM固有的随机性扩展了激励响应对空间,所得密钥的片外汉明距离和均匀性均接近50%。 展开更多
关键词 存储器 RANDOM access 形成原理 硬件安全 硬件电路 激励响应 随机性
在线阅读 下载PDF
A Novel RRAM Based PUF for Anti-Machine Learning Attack and High Reliability 认领
9
作者 闫强强 +2 位作者 易盛禹 刘文楷 钱鹤 《上海交通大学学报:英文版》 EI 2019年第1期101-106,共6页
Due to the unique response mechanism, physical unclonable function(PUF) has been extensively studied as a hardware security primitive. And compared to other PUFs, the resistive random access memory(RRAM)based PUF has ... Due to the unique response mechanism, physical unclonable function(PUF) has been extensively studied as a hardware security primitive. And compared to other PUFs, the resistive random access memory(RRAM)based PUF has more flexibility with the change of conductive filaments. In this work, we propose an exclusive or(XOR) strong PUF based on the 1 Kbit 1-transistor-1-resistor(1 T1 R) arrays, and unlike the traditional RRAM based strong PUF, the XOR PUF has a stronger anti-machine learning attack ability in our experiments. The reliability of XOR RRAM PUF is determined by the read instability, thermal dependence of RRAM resistance,and aging. We used a split current distribution scheme to make the reliability of XOR PUF significantly improved.After baking for 50 h at a high temperature of 150?C, the intra-chip Hamming distance(Intra-HD) only increased from 0 to 4.5%. The inter-chip Hamming distance(Inter-HD) and uniformity are close to 50%(ideally). And it is proven through the NIST test that XOR PUF has a high uniqueness. 展开更多
关键词 physical unclonable functions resistive random access memory MACHINE LEARNING ATTACK anti-machine LEARNING ATTACK XOR RRAM PUF
一种高性能ESD电源钳位电路设计 认领
10
作者 张晓波 许东升 +3 位作者 蔡小五 彭锐 汤红菊 《微电子学与计算机》 北大核心 2019年第11期65-69,共5页
本文提出了一种新型的ESD电源钳位电路,该电路采用反馈结构延长了电路在ESD事件来临时的开启时间,并且增强了电路的鲁棒性,避免电路在正常供电过程中发生误触发现象.和传统结构相比,检测电路中电容只有20 fF,节省了版图面积.仿真结果表... 本文提出了一种新型的ESD电源钳位电路,该电路采用反馈结构延长了电路在ESD事件来临时的开启时间,并且增强了电路的鲁棒性,避免电路在正常供电过程中发生误触发现象.和传统结构相比,检测电路中电容只有20 fF,节省了版图面积.仿真结果表明,ESD来临时,BIGFET开启时间能达1μs,在5V/1μs高速电源电压上电时,BIGFET未发生误开启,因此本文设计的ESD电源钳位电路可以被广泛应用在各种高速电路中. 展开更多
关键词 ESD 电源钳位 反馈 误触发
高性能多标准可配置Viterbi译码器设计与验证 认领 被引量:1
11
作者 马东俊 《现代电子技术》 北大核心 2018年第10期10-14,共5页
为了使Viterbi译码器广泛地应用于更多标准中,结合前向回溯译码和滑窗流水技术,同时ACS(Add-CompareSelect)部件通过减规约的操作减少异或延迟,提出一种高性能可配置Viterbi译码器。该译码器支持1 2,1 3,1 4码率,约束长度在5~9之间,... 为了使Viterbi译码器广泛地应用于更多标准中,结合前向回溯译码和滑窗流水技术,同时ACS(Add-CompareSelect)部件通过减规约的操作减少异或延迟,提出一种高性能可配置Viterbi译码器。该译码器支持1 2,1 3,1 4码率,约束长度在5~9之间,生成多项式任意配置等参数,同时支持GPRS,WiMAX,IS-95 CDMA,LTE,CDMA 2000等多标准。在对译码器进行设计的基础上,基于UVM验证方法学搭建一种模块级验证平台,完成Viterbi译码器模块级的功能验证,覆盖率达到99.4%。利用Synopsys Design Compiler工具进行综合,面积为0.2 mm~2;在28 nm工艺,500 MHz主频下,功耗为38.3 mW,吞吐率为1.06 Gbit/s。结果表明,此译码器具有很好的灵活可配性,在移动终端有很好的应用前景。 展开更多
关键词 VITERBI译码器 滑窗流水技术 多项式任意配置 UVM验证方法学 异或延迟 移动终端
在线阅读 免费下载
用于微弱信号检测的新型锁定放大器设计 认领 被引量:2
12
作者 洪亚茹 《北方工业大学学报》 2018年第5期52-57,63共7页
针对传统锁定放大器输入信号与参考信号不能时刻保持同步的问题,本文设计了一种新型锁定放大器电路.该电路采用反馈技术,对输入信号与参考信号的相位差进行校准以及对参考信号的频率进行调整,达到输入信号与参考信号同频同相的效果... 针对传统锁定放大器输入信号与参考信号不能时刻保持同步的问题,本文设计了一种新型锁定放大器电路.该电路采用反馈技术,对输入信号与参考信号的相位差进行校准以及对参考信号的频率进行调整,达到输入信号与参考信号同频同相的效果,从而实现微弱信号检测的目的.实验结果表明基于SMIC 0.18μm CMOS工艺,在1.8 V的电源电压下,该技术可以实现输入信号与参考信号相对相位自校准以及0.75~1 kHz的频率调谐,也可以从噪声中检测出幅度低至5μV的信号,验证了该电路的可行性,提高了系统的实用性. 展开更多
关键词 锁定放大器 反馈技术 微弱信号 相位自校准 频率调谐
在线阅读 下载PDF
一种基于改进的tri-level电容阵列结构的SAR ADC 认领
13
作者 王立煌 《电子世界》 2018年第9期8-10,共3页
本文在改进了tri—level容阵列结构的基础上提出了一种10bit、1MS/s的低功耗SARADC,tri-level容阵列可以保证相对较低的转换能量,并且没有复位能量产生。采用matlab对这种电容阵列的行为进行建模,得出它的平均转换能量为31.8CVref... 本文在改进了tri—level容阵列结构的基础上提出了一种10bit、1MS/s的低功耗SARADC,tri-level容阵列可以保证相对较低的转换能量,并且没有复位能量产生。采用matlab对这种电容阵列的行为进行建模,得出它的平均转换能量为31.8CVref,相对于传统电容阵列降低了97.7%的转换能量。采用SMIC40nM工艺设计这种电路,整体仿真结果显示其SNDR为60.8dB,SFDR为75.7dB,ENOB达到9.8位,整体功耗低至2.43恤W,FOM值为272fJ/conversion-step。 展开更多
关键词 低功耗 改进的tri-level 电容阵列 SAR ADC 转换能量
在线阅读 下载PDF
14-bit 200MS/s数字自校准电流舵式D/A转换器 认领
14
作者 张扬 孙海燕 《微电子学与计算机》 CSCD 北大核心 2017年第4期94-97,共4页
采用一种新型数字校准算法,改变了传统方法对电流源单元总是从最低位地址选取的方法,通过对电流源单元选取起点和终点的计算和存储,对电流源单元采用"选取方向随机"和特殊代码全随机选取的办法,将电流源的失配转换为白噪声并有效提高... 采用一种新型数字校准算法,改变了传统方法对电流源单元总是从最低位地址选取的方法,通过对电流源单元选取起点和终点的计算和存储,对电流源单元采用"选取方向随机"和特殊代码全随机选取的办法,将电流源的失配转换为白噪声并有效提高了DAC的动态性能.在采用SMIC18 1P6M工艺的情况下获得的后仿真结果表明,相对于不加校准的设计,SFDR从88.3dB提高到92.3dB,而总体芯片面积不变. 展开更多
关键词 电流舵D/A 数字自校准 SFDR
基于RRAM的运用MIG逻辑设计的加法器电路 认领
15
作者 刘文楷 范冬宇 +1 位作者 张锋 《微电子学与计算机》 CSCD 北大核心 2017年第12期50-54,共5页
本文采用SMIC0.18μmCMOS工艺,设计了一种基于阻变随机存储器(RRAM)的加法器电路.区别于传统的蕴含逻辑(IMP)型加法器,本设计选取新型的多数表决器逻辑(Maiority-Inverter Graph,MIG)实现加法运算.文中设计并验证了基于MIG... 本文采用SMIC0.18μmCMOS工艺,设计了一种基于阻变随机存储器(RRAM)的加法器电路.区别于传统的蕴含逻辑(IMP)型加法器,本设计选取新型的多数表决器逻辑(Maiority-Inverter Graph,MIG)实现加法运算.文中设计并验证了基于MIG逻辑的一位全加器的全部运算,证明了新逻辑在存储器计算方面的可行性.与传统RRAM一位全加器相比较,本设计的一位全加器因为采用新的逻辑方法使得RRAM多个单元可以并行进行数据操作,从而减少了运算步骤,及原有冗长运算引起的误差,有效提高了运算速度,为存储器内部计算提供了新的思路. 展开更多
关键词 阻变随机存储器 多数表决器逻辑 存储器计算 加法器
适用于10位10Ms/sSARADC的采样保持电路设计 认领
16
作者 张家军 《北方工业大学学报》 2017年第2期28-32,共5页
摘要针对传统采样保持电路线性度低、面积大、速度慢、输入信号摆幅受限等问题,本文采用了一种新型带预充电的采样保持电路,适用于10位10Ms/s逐次逼近模数转换器.电路采用SMIC0.18μm混合CMOS工艺,与传统电路相比,新型电路优化... 摘要针对传统采样保持电路线性度低、面积大、速度慢、输入信号摆幅受限等问题,本文采用了一种新型带预充电的采样保持电路,适用于10位10Ms/s逐次逼近模数转换器.电路采用SMIC0.18μm混合CMOS工艺,与传统电路相比,新型电路优化了电路的线性度,提升了速度,减小了面积,输入可达满摆幅,整体电路性能满足设计要求. 展开更多
关键词 采样保持电路 栅压自举 模数转换器
在线阅读 下载PDF
一种10位10MS/s自补偿SAR A/D转换器 认领
17
作者 朱蓓丽 孙海燕 《微电子学》 CAS CSCD 北大核心 2017年第1期5-9,共5页
基于SMIC 0.18μm CMOS工艺,设计了一种10位自补偿逐次逼近(SAR)A/D转换器芯片。采用5+5分段式结构,将电容阵列分成高5位和低5位;采用额外添加补偿电容的方法,对电容阵列进行补偿,以提高电容之间的匹配。采用线性开关,以提高采样速率... 基于SMIC 0.18μm CMOS工艺,设计了一种10位自补偿逐次逼近(SAR)A/D转换器芯片。采用5+5分段式结构,将电容阵列分成高5位和低5位;采用额外添加补偿电容的方法,对电容阵列进行补偿,以提高电容之间的匹配。采用线性开关,以提高采样速率,降低功耗。版图布局中,使用了一种匹配性能较好的电容阵列,以提高整体芯片的对称性,降低寄生参数的影响。在输入信号频率为0.956 2MHz,时钟频率为125MHz的条件下进行后仿真,该A/D转换器的信号噪声失真比(SNDR)为61.230 8dB,无杂散动态范围(SFDR)达到75.220 4dB,有效位数(ENOB)达到9.87位。 展开更多
关键词 A/D转换器 CMOS 逐次逼近ADC 自补偿
一种载波通信SOC信道交织/解交织器设计 认领
18
作者 张扬 《微电子学与计算机》 CSCD 北大核心 2017年第5期59-62,共4页
基于HomePlug AV协议设计了一款在电力线载波通信SOC芯片中得到广泛应用的信道交织/解交织器,通过设置不同的文件顶层配置参数,可以使交织/解交织器以半双工方式工作在芯片中.该设计通过算法实现、寄存器级(RTL)设计并进行ModelSim和S... 基于HomePlug AV协议设计了一款在电力线载波通信SOC芯片中得到广泛应用的信道交织/解交织器,通过设置不同的文件顶层配置参数,可以使交织/解交织器以半双工方式工作在芯片中.该设计通过算法实现、寄存器级(RTL)设计并进行ModelSim和Synopsys仿真及DC综合后仿,成功地证明了设计的正确性.在100 MHz工作频率下运用DC综合工具进行时序时序分析可以得知,slack(MET)为2.45,面积为22 702.048 020μm2,功耗为658.043 4μW. 展开更多
关键词 电力线通信 信道交织器 信道解交织器
一种带数字自校准的SAR ADC设计 认领
19
作者 林璐 《北方工业大学学报》 2017年第5期27-31,86共6页
本文设计了一款基于SMIC 0.18μm混合信号CMOS工艺的14-bit数字自校准模数转换器.主DAC(MDAC)分三段式结构,将电容阵列分成高6位、中4位和低4位的结构.校准算法是采用数字电路实现,利用一定时序获取每一位电容对应的误差电压并将其转... 本文设计了一款基于SMIC 0.18μm混合信号CMOS工艺的14-bit数字自校准模数转换器.主DAC(MDAC)分三段式结构,将电容阵列分成高6位、中4位和低4位的结构.校准算法是采用数字电路实现,利用一定时序获取每一位电容对应的误差电压并将其转化为相应的数字码值.在正常的ADC转换阶段,将上述数字码值补偿到相应的主DAC上,从而达到了校准的目的,提高了DAC的线性度.电路设计基于Cadence平台进行仿真验证,仿真结果表明,在1.8V电压下,能够有效校准电容阵列的失配,ADC校准后有效位数达到13.4998bit. 展开更多
关键词 SAR 模数转换器 数字自校准算法
在线阅读 下载PDF
大数据技术在目标行为分析中的应用 认领
20
作者 吕益民 王恒 +2 位作者 葛振宇 沈坚 《电子世界》 2016年第12期169-170,共2页
随着数据爆发性增长和计算机处理能力的提高,大数据越来越得到人们的关注。云平台下的大数据处理技术也越来越多的得到IT行业的青睐。本文通过对大数据的数据挖掘技术,提出一种大数据分析解决方案,并根据此方案介绍ODDS大数据智能处理... 随着数据爆发性增长和计算机处理能力的提高,大数据越来越得到人们的关注。云平台下的大数据处理技术也越来越多的得到IT行业的青睐。本文通过对大数据的数据挖掘技术,提出一种大数据分析解决方案,并根据此方案介绍ODDS大数据智能处理平台。在此平台基础上通过对大数据的挖掘,解决对目标行为的分析。 展开更多
关键词 ODDS 大数据 数据挖掘 行为分析
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部 意见反馈